This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1282:ADS1282主时钟的占空比限制是多少?

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1411511/ads1282-ads1282-what-duty-cycle-limits-for-the-main-clock

器件型号:ADS1282

工具与软件:

您好!

我在数据表中没有看到适用于主时钟占空比的限制。 这个时钟的最低高电平和最低低电平是多少?

我想使用一个大约4MHz、低电平100ns、高电平150ns 的时钟、可行吗?

提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Philippe:

    占空比可在30%至70%范围内。  在4MHz 处、它提供了75ns 至175ns 的高范围。  是的、您的150ns 高、100ns 低或60%占空比条件将满足这些限制。

    此致、
    Keith Nicholas
    精密 ADC 应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、非常感谢