This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC08L060:VDR=1.8V 时的时钟输入电压/灵敏度?

Guru**** 2386620 points
Other Parts Discussed in Thread: ADC08L060, ADC08060
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1443148/adc08l060-clock-input-voltage-sensitivity-for-vdr-1-8v

器件型号:ADC08L060
主题中讨论的其他器件: ADC08060

工具与软件:

我计划连接1.8V FPGA 以实现8位数字输出(VDR=1.8V、VA=3.3V)。 但是、尚不清楚器件是否可以在时钟上接受1.8V 输入。 表1显示了以 VA (3.3V)为基准的时钟输入、当 VDR=1.8V 时、转换器电气规格未规定 V387V 的(min)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、峡谷

    这是一款较旧的器件、因此需要使用3.3V 逻辑器件、遗憾的是 FPGA 的1.8V 将不起作用。

    此外、请参阅数据表中的限制:

    此致、

    Rob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    根据第1页(和数据表中的多个其他位置)、ADC08L060设计为直接使用1.8V 逻辑。 请参见随附的图片。

    我认为会造成混淆的是、ADC08L060最初是基于仅3.3V 的器件 ADC08060、而数据表从未针对1.8V 逻辑进行完全或正确的更新。 此论坛中还有其他帖子指出、例如第4页上的 VDR 运行额定值中的冲突信息、如"允许以1.8V 驱动电压?"中所述。 帖子。  

    我可以将1.8V 逻辑电平转换为3.3V 来驱动 ADC、但是、如果它的逻辑基准为 VDR=1.8V、那么在3.3V 电压下驱动该输入可能是破坏性的...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、峡谷

    采样时钟通常是模拟电路的一部分、因此与模拟电源相连。

    这在第3页的等效电路/引脚说明中也可以看到。 请参见下文。

    此致、
    Rob