This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADS1296R:CH4作为 PACE 输入噪声

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1458129/ads1296r-ch4-as-pace-input-noisy

器件型号:ADS1296R

工具与软件:

您好 Ryan、
 我想重新打开此案例。
经过详细研究和许多实验、结果如下。
  • 起搏信号输入噪声不依赖于 AFE 的任何通道。 所有通道都存在噪声。
  • 当您在   E2E 帖子中发布时 、PACE 输入周期性尖峰 与数据速度相关。  
  • 更新了 示波器 图像后、PACE 检测电路中与数据速率相关的周期性尖峰会进一步放大、从而导致起搏脉冲变得不稳定。  
  • 我们已经审查了系统的布局、发现 AGND 和 DGND 之间有明显的区别。
  • 我们怀疑这种噪声耦合位于 AGND 和 DGND 之间的 AFE 内部。
  •  我们要从您那里了解的另一个答案是、我们 在 PCB 中的 AFE 的 AGND 和 DGND 之间分离了平面。 处理数据的微控制器(STM32)位于 DGND 平面,可能有开关噪声,您认为 AGND 和 DGND 平面的这种分离是否会导致起搏输出的这种耦合?
我附上了 最新的原理图供参考。 如果需要、我们也可以来进行视频通话来讨论此问题。
这使我们陷入了混乱的阶段、请访问 priority.e2e.ti.com/.../SCH_2D00_3_2D00_86_2D00_220_2D00_0137_2D00_22_2D00_REV-D_5F00_WIP.pdf 获取帮助
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Raghavendra:

    感谢您访问论坛! 我知道这个问题很关键、但由于 Ryan 目前不在办公室、因此预计会出现响应延迟。

    我目前至少可以回答您最后一个问题。 MCU 应位于 DGND 平面上。 第12.1节提到了 DGND 和 AGND 的分离是为了防止数字侧的返回电流耦合到模拟电路中。 由于输入信号的高阻抗特性、引入噪声的方式有很多、尤其是在电路板上的布置和布线。

    现在、我建议尽可能在软件中降低 MCU 的 SPI 信号驱动强度。 如果噪声只是通信时的一个问题、这可以改善这些线路的 EMI 发射。 如果您已经与 Ryan 联系、我也建议您给他发送电子邮件、并附上每一层的 PCB 布局屏幕截图。

    此致、

    Shane

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Shane。

    我们等待 Ryan 回来。

    我们已经将光绘文件发送给 Ryan。

    如果你看看链接帖子、Ryan 已经在 Eval 板上和他一起尝试过、他可能会注意到 PACE OUT 的数据速率大约有20mV 的尖峰、PACE OUT 之后、我们有增益接近150的斜率检测器来检测小步速脉冲。 但由于这一增益、数据速率的尖峰也会放大。