This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ADC3568:减少电线数量的方法

Guru**** 2386600 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1483866/adc3568-way-to-reduce-number-of-wire

器件型号:ADC3568

工具与软件:

嗨、团队:

  考虑到8位 x2 (DDR)、是否可以仅使用8对 DOUT0M/0P 至 DOUT7M/7P 来在16位下执行采样

此致、
转至

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Godo-San:

    如果您要在旁路模式下使用 ADC、很遗憾、并行 DDR 数据所需的导线数量不超过16条。 但是、如果您在抽取模式下使用 ADC、则有多种配置允许您在8根导线上输出数据。 如果您使用抽取模式、请提供有关 ADC 配置(实际或复杂、抽取因子、DDC 数量等)的更多信息、并能为您提供输出数据的外观。

    此致!

    Luke Allen