This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DLP660TE:DLPDLCR660TEVM 和 DLPLCRDC4422EVM VX1设置

Guru**** 665180 points
Other Parts Discussed in Thread: DLPDLCR660TEVM, DLPLCRDC4422EVM, DLP660TE, DLPC4422
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/dlp-products-group/dlp/f/dlp-products-forum/956595/dlp660te-dlpdlcr660tevm-and-dlplcrdc4422evm-vx1-setting

器件型号:DLP660TE
主题中讨论的其他器件:DLPDLCR660TEVMDLPLCRDC4422EVMDLPC4422DLPC6421

您好、 TI ENGINE,

使用 DLPDLCR660TEVM 和 DLPLCRDC4422EVM 开发板时、我们在使用过程中遇到了一些问题。

使用环境

硬件:DLPDLCR660TEVM、DLPLCRDC4422EVM 和 USB 电缆

软件: DLPC4422 GUI 1.0、 DLP660TE_Chipset_Firmware_v9.0 (DLP660TE_Chipset_FPGA.RPD 和 Flash_Dual_DLPC4422_DLP660TE_LED.img)  

目前的情况

闪存下载、使用 USB 电缆连接 PC 和 EVM 板、烧录正常、完成后不会出现错误或警告。

系统启动时、将显示闪存映像、表示 Flash_DUAL_DLPC4422_DLP660TE_LED.img 已成功烧录、DMD 工作正常。 和 Display->TPG testPattern,正常设置。

问题

1获得的 FPGA 版本为0.0.0。 是这样吗?

2未显示 FPGA TPG、原因是什么?   如何设置配置参数以显示 FPGA 测试图形(FPGA TPG)?   如何验证 FPGA 是否正常工作?

在 DLPC4422 GUI 中进行配置

第一步, 显示-->投影模式(外部);

第二步,FPGA 控制--> FPGA UHD TPG-->XPR ON UHD TPG (240Hz_4XPR ) 和 XPR OFF 2D TPG (120Hz) 。

                                           --> FPGA TPG 模式选择-->测试模式。     DMD 不显示任何图像。

3 VX1开发板的选择。 DLPC4422的 Vx1接口是否与 DLPC6421的 XV1接口相同? Vx1开发板是否可以通用?


期待您的回复、谢谢。

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、 TI ENGINE,

    使用环境

    硬件:DLPDLCR660TEVM、DLPLCRDC4422EVM 和 USB 电缆

    软件: DLPC4422 GUI 1.0、 DLP660TE_Chipset_Firmware_v9.0 (DLP660TE_Chipset_FPGA.RPD 和 Flash_Dual_DLPC4422_DLP660TE_LED.img)  

    DLP660TE_芯 片组_FPGA.RPD 和 Flash_DUAL_DLPC4422_DLP660TE_LED.img、这两个文件的烧录方法是相同的、并且不显示错误和警告。

    系统启动时,串行端口将打印以下信息:
    来源:DisplaySFG 大小= 1358 x 1528
    照明:启用 SSI 驱动器...
    FPGA 写入失败、返回249
    FPGA 写入失败、返回249

    FPGA 启动时出现问题。

    系统启动后、DMD 运行正常、FPGA 运行无响应。

    以上问题需要您的帮助。 附件是启动日志信息、请参阅。  谢谢

    此致

    Silase2e.ti.com/.../init.log

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Silas、

    很抱歉耽误你的时间。  我们将咨询负责此 EVM 的团队、看看他们是否有任何建议。

    Fizix

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Silas、

    从您共享的内容来看、似乎 FPGA 未正确编程。 编译应为356。
    您可以使用 DLP660TE 的 GUI 和固件包自行对 FPGA 进行编程。

    使用闪存加载程序、在固件目录中选择"DLP660TE_GPAGE_RPD"。
    然后选择完成映像下载并取消选中"跳过引导加载程序区域"。
    最后、确保选择串行闪存、而不是 ASIC 闪存。 这一点很重要、因为您希望避免从 ASIC 闪存中删除引导加载程序。
    GUI 应如下图所示。  

    编程完成后、您可以使用以下命令启用 TPG:

    1.将投影模式设置为外部(
    2.将 XPR 设置为关闭2D TPG  
    3.在"FPGA TPG 模式选择"下选择所需的 TPG

                          

    此外、我相信 DLPC6421 VX1参数专用于其 Xilinx FPGA、而 DLPC4422 EVM 使用 Altera FPGA。 因此、我认为它们不兼容。  

    此致、
    奥斯卡

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Oscar、

    感谢你的答复。  这个问题已经由中国的 FAE 工程师解决。

    此问题的原因是: dlp4422 EVM 板上的 Altera FPGA 与 DLP660TE_芯 片组_FPGA.RPD 的9.0版不匹 配。

    中国 FAE 工程师更新了 RPD 文件的版本后、FPGA 会在刻录后工作。

    还有另一个问题。  我们擦除了另一个板的引导加载程序。 如何恢复?

    1 我确定引导加载程序已被擦除。

    2 我们有一些 JTAG 和其他 烧录工具。

    3"DLPC4422 :EVM 引导加载程序已销毁"  https://e2e.ti.com/support/dlp/f/94/p/945802/3506573?tisearch=e2e-sitesearch&keymatch=DLP660Te#3506573、

    我们已经浏览过具有类似问题的网页。 我们需要一些特定的指令来逐步还原引导加载程序。

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Silas、

    很高兴听到第一个问题已经解决。

    我们将於本星期稍后答覆跟进质询。 感谢您在感恩节假期期间的耐心等待。

    此致、

    Matt

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Silas、

    让我们脱机进行此对话。
    请接受我的朋友的请求。

    此致、
    奥斯卡