This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN75176A:在 DE↓ë/nRE↓切换后、RO 保持低电平~20µs

Guru**** 2502205 points
Other Parts Discussed in Thread: SN75176B

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1559429/sn75176a-ro-stays-low-20-s-after-de-nre-toggle

器件型号:SN75176A
主题:SN75176B 中讨论的其他器件

工具/软件:

您好:

我正在评估 SN75176B 在半双工 RS RS-485 应用中、我发现上有可重复的行为 RO(引脚 1) 切换时输出 DE(引脚 3)同时处于低电平、nRE(引脚 2)同时处于低电平 (从发送切换到接收)。

观察到的行为

  • AT T=0 、DE=1/nRE=1→驱动器已启用、接收器已禁用。 RO 为高阻态(从外部拉至 3.3V)。

  • 何时 DE 变为低电平、nRE 同时变为低电平

    • ~15ns–40ns 后、RO 变为低电平。

    • RO 在~μ s 20µs 内保持低电平 、即使总线 (A/B) 是空闲的、有偏置电阻器((A 上的 4.7kΩ 上拉、B 上的<xmt-block1> 4.7kΩ</xmt-block> 下拉)。 4.7kΩ。

    • 在 Δ V 20µs 后、~按预期转换为高电平(A>B 空闲偏置)。

  • 再次当 DE=1/nRE=1 时、RO 恢复到高阻态(3.3V 上拉)。

  • 该行为会持续重复。

测量

  • 随附的示波器捕获图显示 DE/NRE(黄色)和 RO(绿色)。

  • 在 9600 波特(≈104µs /位)下、这是可以容忍的、但在 115 200 波特((8.7µs /位)下、20µs 低电平脉冲长于一个位时间并导致问题。

原理图

  • 随附了简化原理图:

    • 偏置电阻器:→+5V (4.7kΩ)、B→GND (4.7kΩ)。

    • RO 通过 10kΩ 和二极管电平转换拉至 3.3V。

    • 方向控制:DE 和 nRE 通过 BC817 晶体管级连接在一起。

    • 线路保护:CMC + TVS。

问题

  1. RO A 下该~20µs 是否低 预期行为 来了解 SN75176 系列的不同之处?

  2. 有没有 内部延迟 数字输入、解释了为什么 RO 在总线偏置完全稳定之前输出低电平?

  3. TI 的内容 建议的权变措施

    • 添加 DE 低电平和 nRE 低电平之间的延迟 (因此,接收器稍后启用)。

    • 应用 更强的偏置电阻器 来加快线路稳定。

    • 或使用 具有失效防护输入的新款 RS RS-485 收发器 保证 RO 在空闲时高?

任何澄清或应用手册都会非常有用。

提前感谢、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    ro 这个~20µs 在 RO An 是否处于低电平 预期行为 将 DE/NRE 一同切换时使用的一般 SN75176 系列的器件?

    我认为这取决于总线负载。 我们已经看到其他 RS485 器件由于总线上的容性负载较高而出现这种干扰。 我怀疑当您将线路驱动为低电平时、VA-B 为负、当您禁用驱动器时、VOD 会由于总线负载而在~20uS 内保持负值、并导致接收器将负信号视为低电平。

    https://www.ti.com/lit/an/slla660/slla660.pdf?ts = 1756501324797&ref_url=https%253A%252F%252Fwww.ti.com%252Fproduct%252FTHVD1400

    本应用手册讨论了这一点。

    我的猜测是 CMC 也有一些作用在这个毛刺,因为它可以保持 VoD 负面的时间更长一些.. 可能需要移除并短接、以查看其中是否有任何播放。

    是否有 内部延迟 数字输入、解释了为什么 RO 在总线偏置完全稳定之前输出低电平?[/报价]

    我将在 A 引脚上放置一个示波器、在 B 引脚上放置一个示波器、然后执行 A-B 的数学函数、并在 DE 下降沿触发。 看看 DE 下降后 VA-B 信号是否为负。  

    [引述 userid=“668821" url="“ url="~“~/support/interface-group/interface/f/interface-forum/1559429/sn75176a-ro nl-stays-low-20-s-safter-de-nre-toggle“

    TI 的内容 建议的权变措施

    • 添加 DE 低电平和 nRE 低电平之间的延迟 (因此,接收器稍后启用)。

    • 应用 更强的偏置电阻器 来加快线路稳定。

    • 或使用 具有失效防护输入的新款 RS RS-485 收发器 保证 RO 在空闲时高?

    [/报价]

    较新的内部失效防护器件应该会有所帮助、因为 VA-b 应该能够更快达到 VIT+。  

    解决的最佳方法是在 DE 切换为低电平之前将 D 引脚置于逻辑高电平。  

    - Bobby