This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] THVD1424:THVD1424 外部上拉/下拉要求

Guru**** 2652475 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1578879/thvd1424-thvd1424-externa-pull-up-down-requirement

器件型号:THVD1424


在我们的设计中、控制线路为:RE、DE、SLR 由 MCU (1.8V VIO) 控制、可实现更大的灵活性并更大限度地降低电流消耗。 我们也有非常严格的尺寸限制。 如果不需要上拉/下拉电阻器、我们不希望添加。

数据表中的(布局指南):“将 1k Ω 至 10k Ω 的上拉和下拉电阻器用于逻辑线路、以在瞬态事件期间限制这些线路中的噪声电流“。

能否详细说明一下如果我们不添加外部上拉/下拉电阻器、会产生什么后果?

此致

 

 

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    NIR、

    如果我们不添加外部上拉/下拉电阻器、会产生什么后果?

    这些器件具有约 2M Ω(可能容差为 30%)的内部上拉/下拉电阻。  

    因此、如果引脚/网络上存在噪声、2M Ω 电阻器会提供弱偏置。 如果噪声足够强、则可能会暂时翻转输入信号的数字逻辑。  

    如果您的应用耗尽电池电量、没有开关电源、并且没有坐在发电站或电机旁边、那么您可能不会看到太多噪声、从而导致翻转。 相反、如果您的电路板有一个电机或某个高电感高电流消耗源、或者位于高功率开关元件旁边、那么您最终可能会遇到系统中的噪声、这可能会影响器件的输入、因为偏置可能不会使输入高于/低于其 Vih/Vil 阈值。

    - Bobby