This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TFP410:如何配置Vref引脚

Guru**** 657930 points
Other Parts Discussed in Thread: TIDEP0040
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/638501/tfp410-how-to-configure-vref-pin

部件号:TFP410
主题中讨论的其他部件:TIDEP0040

您好,

我的客户对 TFP410中的Vref引脚有疑问

[Q]

他们希望将Vref引脚配置为高摆幅3.3V输入信号电平。  

您的建议是什么?

(A) D/S P.5引脚功能:"对于高摆幅VREF输入信号电平,3.3 应与VDD连接。"

(B) D/S P.27图33:电压参考电阻上升,电阻为33k欧姆。

(C) TIDEP0038,TIDEP0040 (TI参考设计):VREF以510欧姆上升。

此致,

Hiroshi Katsunaga

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Katsunaga-san:

    请使用连接到VDD的33kOhm上拉电阻。

    此致,
    Joel
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Joer-San,您好!

    感谢您的快速响应和清晰评论。
    好的,我明白了。

    感谢您的合作。

    此致,
    Hiroshi Katsunaga