This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TUSB320LAI:原理图回顾

Guru**** 2382630 points
Other Parts Discussed in Thread: TUSB320LAI
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/663917/tusb320lai-schematic-review

部件号:TUSB320LAI

我的设计采用TUSB320LAI。 我是否可以将我的原理图交由工程师审阅?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Shmuel,您好!

    请将您的示意图发送至我的电子邮件:

    omar.moran@ti.com

    谢谢!
    Luis Omar Moran
    高速接口
    SWAT团队
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的Luis Omar Moran:

    感谢您的评论。

    几个问题/观察:-

    1.我们正在实施UFP,据我所知,以下引脚(开路集电极)可以不上拉而保持浮动:ID,& INT_N/OUT3 (不需要音频附件连接检测)?

    2.您为什么在原理图上突出显示OUT1\2,它们都被拉至+3.3V,200K?

    此致

    Shmuel
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Shmuel,您好!

    1.对于UFP应用,保持这些引脚浮动。
    2.这些输出用于在GPIO模式下监控不同的电流配置文件(900mA,1.5A和3A)。 如果使用这些输出,则需要为引脚类型提供上拉电阻。

    此致,
    Luis Omar Moran
    高速接口
    SWAT团队
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    2.如果你回头看这个原理图,它们是被拉的吗?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    是的,在示意图中,OUT1/2被拉起。 因此,这是可以的。 很抱歉混淆了。

    此致,
    路易斯