This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] lmh1982:锁定不是100 % 可靠。 将TOF随机置于5 10 % 病例中

Guru**** 2448780 points
Other Parts Discussed in Thread: LMH1982, LMH1981

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/599139/lmh1982-lock-not-100-reliable-position-tof-random-in-5-10-of-cases

部件号:LMH1982
主题: LMH1981中讨论的其他部分

 我们使用lmh1982作为时钟源,并将TOF用于FPGA系统。

具有LMH1981同步分离器的三级同步信号提供H和V同步。

我们正在使用高清和全高清,渐进,交错和部分。

问题:

我们看到随机锁的~10 %。

所有编程都按照手册完成。

我们进行了额外的测试,并通过在初始化阶段添加更长的"延迟"改进了锁定。

根据手册,设置PLL 1参数并激活发电锁后,必须等待PLL 1被锁定,然后继续执行初始化顺序。

要检查PLL 1状态,将评估genlock芯片状态字节的第二位。

此过程似乎不是100 % 稳定的,因为我需要在PLL 1检查后添加至少半秒的延迟,以避免对任意线路进行"随机锁定"。

此外,在初始化过程中(将EN_TOF_RST和TOF_INIT寄存器设置为0后),我必须将等待时间从一个帧增加到至少200毫秒。

我们总是得到一个稳定的时钟,但有了~5 % ,我们得到了一个随机的TOF位置。

要使100 % 可靠地锁定,必须执行哪些操作?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我建议尝试以下方法:

    1)使用27 MHz SD时钟频率域(TOF_CLK=0 ,SD_FREQ=0)而不是本机HD时钟频率生成输出TOF计时。 按照数据表部分8.1 .6.2 .2.1 中的“选项2”示例操作。

    2)当PLL1锁定时,可以将EN_TOF_RST和TOF_INIT设置为1以启动TOF对齐。 发出PLL1锁定状态信号后,TOF应有足够的时间与Vsync输入脉冲对齐,您可以清除EN_TOF_RST和TOF_INIT位。

    此致,
    艾伦