请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:
SN65HVD09 在我的设计中,我们将每个输入都连接到一个网络。我正在传递1PPS信号,上升时间为12ns,准时达到800uS。 在数据表中,他们没有提到输入电容。
我是否怀疑由于每个连接通道的输入电容会影响该信号的上升时间?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
SN65HVD09 在我的设计中,我们将每个输入都连接到一个网络。我正在传递1PPS信号,上升时间为12ns,准时达到800uS。 在数据表中,他们没有提到输入电容。
我是否怀疑由于每个连接通道的输入电容会影响该信号的上升时间?
您好,Nirmal,
您正确地并行连接每个输入将增加输入信号的电容负载。 它不是我们通常使用的规范,因此我们在该零件上没有该数据。 输入电容可能是 10的pF,因为每个输入都有多个逻辑连接。 逻辑电路的大多数逻辑输入电容在平均输入电容的3pF至6pF之间运行。 上升时间也与PPS信号发生器的输出阻抗和电容有关。
如果您有任何其他问题,请告诉我!
最佳,
Parker Dodson