This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMH1228:270Mb SDI 上的大抖动尖峰、尝试更改环路带宽、似乎没有效果。

Guru**** 2439710 points
Other Parts Discussed in Thread: LMH1228

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1064924/lmh1228-large-jitter-spikes-on-270mb-sdi-tried-to-change-loop-bandwidth-and-seem-to-have-no-effect

器件型号:LMH1228

我有一个用于驱动 LMH1228的 FPGA。   在较高的比特率下抖动很好、但在270Mb SD 时抖动很大。

大多数 SD 抖动都是合理的+-250ps、但偶尔会看到+-600的尖峰、因此抖动超出规格。

尖峰似乎在没有数据转换的时间段之后发生。  假设这是3FF、000、000同步字节达到正确扰频器状态以提供约37位或140ns 的平坦线输出的时间。   但可能是其他的事情...   

因此、我尝试更改环路带宽。

这些都在 CTLE/CPD 寄存器页面中

将0x91设置为0x00

将0x9B 设置为0x01

将0x9C 设置为0x00

每次更改后、我执行了 CDR 重置/释放

将寄存器0x0A 写入0x0C

将寄存器0x0A 写入0x08

所有更改似乎都不会影响抖动。  我还尝试了所有三个寄存器中大于默认值的值、这似乎没有影响。

CDR 重置会停止流、因此我确信我将写入正确的页面...

是否有人成功设置了环路带宽并看到了变化?  我是否错过了一个步骤?

是否有人在270Mb 流中发现了此问题并找到了解决方案?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Mike:

    我已经向您发送了我们之前的 SD 抖动测量结果、我们处于规格范围之内。 此外、其他客户也没有报告这种情况。 我们正在度假、将于1月3日回到办公室。 当我们回到办公室时、我可以跟踪并检查这一点。 这是否起作用?

    此致、、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们找到了问题。  我们已使用 CDR 页面寄存器0x0A 重置 CDR。  当我们这么做时、我们没有将0x5保留在规格中指定的高字节中。  将寄存器0x0A 更正为0x50后、SD 抖动约为220PS。  一旦我们在寄存器0x0A 中获得正确的值、我们就不必修改环路带宽来使其正常工作。