This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDS390:使用 IBIS 模型的单端输出 SI 分析问题

Guru**** 2502205 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1046775/sn65lvds390-single-ended-output-si-analysis-issue-using-ibis-model

器件型号:SN65LVDS390

您好!

器件 SN65LVDS390PWR 的单端输出(引脚:1y)连接到 Xilinx MPSoC 选择组。 该路径使用 TI 站点中提供的 IBIS 模型进行仿真、以选择引脚1Y 的串联电源术语、从而减少 MPSoC 输入引脚的过冲。 但在10MHz 以上、LVDS 接收器芯片引脚1Y 上的波形输出不正确。 请查找随附的剪切文档并解决此问题。

附件:

e2e.ti.com/.../LVDS_5F00_Rx_5F00_to_5F00_MPSoC_5F00_SI_5F00_Analysis.docx

谢谢、

阿伦库马尔