This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65MLVD201:SN65MLVD201、接收器空闲输出电压变为 VCC/2

Guru**** 1832870 points
Other Parts Discussed in Thread: SN65MLVD201
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1019811/sn65mlvd201-sn65mlvd201-the-receiver-idle-output-voltage-goes-vcc-2

器件型号:SN65MLVD201

您好!

我正在测试一个使用 M-LVDS 驱动程序代替 RS485驱动程序的器件、以实现更好的性能... 驱动器是 SN65MLVD201,我有一个发送器通过总线上的驱动器(两侧端接120欧姆)通过 UART 发送数据,另一侧是接收器通过另一个驱动器通过 UART 接收数据... 接收器的 RE&DE 引脚为低电平(它们由微控制器的单个引脚共同驱动), trampolt 在极短的电缆(50 cm)上完成@ 8Mbit,数据似乎被正确接收, 但是、在接收到任何数据后、器件的"R"引脚不会在任何逻辑状态(L 或 H)下变为空闲状态、而是推至大约 Vdd/2、即使"RE"引脚仍然为低电平... 尽管出于某种原因、它将进入 HIZ、但即使上拉电阻低至3K3R、当没有主动接收数据时、接收器信号将进入 Vcc/2。。 当然、接收 UART 也会发出 beserk...

这是否是此 LVDS 接口的正确行为...? 我不是这个电路的设计人员、但我的怀疑是需要在 A 和 B 输入上放置偏置电阻器...

谢谢。。。

此致

Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、

    我 自己解决了这个问题、A 和 B 上的偏置电阻器需要在空闲总线上具有预定义的接收器输出电平...

    感谢任何一个阅读我的帖子...

    此致

    Alex