This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83848K:有关 PHY 芯片上的电源反馈连接的问题

Guru**** 2582405 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1023557/dp83848k-a-question-on-power-feedback-connection-on-phy-chip

器件型号:DP83848K

大家好

 当参考 AN-1469 PHYTER 设计和布局指南时、我不确定是否了解第4.1节中的电源反馈连接部分。  我从文档中了解到、PFBIN1和2充当为 PFBOUT 引脚供电的内部稳压器、这基本上实现了电源反馈网络的目的。  我不太明白的是、关于文档中所示的图10、我们应该首先将 PFBIN1和2直接连接到 PFBOUT、然后将剩余的电容在连接后并行地放置到接地。  此外、同一图中0.1uF 和10uF 的占位符顺序令我很困扰、这使得电容拓扑似乎不仅可用于芯片引脚的滤波网络、还可用于其他目的进行滤波。  我可以感受到它、但我无法清楚地思考它。 希望有人能对它有所了解。

 如果我不清楚这个问题、请随时指出。

 谢谢

朱元辰

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    实际上、除了写下这种困惑之外、我发现它应该是 PFBOUT 到 PFBIN1/2的方向。 但仍然感到困惑。 10uF 应该放置在 PFBOUT 附近小于0.1uF、还是只是在 sch 上随机排序、应该在实际布局中为自己处理、以获得正确的顺序?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    朱元辰、您好!

    感谢您的查询。

    请参阅以下数据表摘录。

    PFBOUT (O) : 电源反馈输出。 应将 µF μ F (µF 钽电容器)和0.1 μ F 电容器靠近 PFBOUT 放置。

    PFBIN1 PFBIN2 (I):  电源反馈输入。 这些引脚由 PFBOUT 引脚供电。 应在 µF 引脚附近连接一个0.1 μ F 的小电容器。

    请注意:除了 PFBOUT 之外、不要为这些引脚供电。

    µF µF DP83848x 的正确运行、应将值为10 μ F (钽电容器)和0.1 μ F 的并联电容靠近器件的引脚19 (PFBOUT)放置。 引脚 µF (PFBIN1)和引脚30 (PFBIN2)必须连接到引脚19 (PFBOUT)、每个引脚需要一个小电容器(0.1 μ F)。

    在该设计中、请将0.1uF + 10uF 靠近 PFBOUT 放置、并将每个0.1uF 靠近 PFBIN2放置。 然后、您可以将布线从 PFBOUT 路由到 PFBINX。

    如果您有一个正在工作的设计、我可以为您提供一个审阅支持、以使您轻松完成。

    此致、

    Sreenivasa