This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS80PCI402:申请设计审查与放大器;环回测试

Guru**** 2585275 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/984269/ds80pci402-request-a-design-review-loopback-test

器件型号:DS80PCI402

你好

您能否查看随附的设计文件?

在以下条件下测试回送。  

FPGA 高速  IO 接收 器 IP:D0_I_PCIEp/N*

FPGA 高速  IO 驱动 程序 IP:D0_O_PCIEp/N*

VDD_SEL:1K-GND (3.3V 模式)

ENSMB:1K-GND (引脚模式)

费率:浮动(默认)

SD_TH:浮点(默认)

LPBK:1-GND (INA 至 OUTB)

EQA1、EQA0:20K-GND、1K-GND

DEMB1、DEMB0:浮动,20K-GND

但测试结果为 PRBS7电平0.01~0.02。

我们更改了 EQA 和 DEMB、但测试结果未更改。  

请检查环回测试。

此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Louis、

    您能否使用 LPBK float 进行确认-正常运行-您能够获得有效的输出信号? 您能否在 OUTA 上放置100 Ω 示波器探头并在 OUTA 上向我们发送眼图。

    我们应该尝试首先检查 TX 侧(FPGA -> INA -> OUTA)。 一旦我们获得有效的波形、我们就可以首先尝试外部环路(outa 到 inb)。 最后、我们应启用 LPBK 引脚。

    此外、出于某种原因、我无法阅读您的原理图。 您可以联系您的 TI 销售部门/FAE、以便他们向我发送您的原理图。

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好  

    感谢您的支持。

    我们将通过 TI 韩国的 FAE 发送原理图。  

    此致