This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS250DF810:原理图检查

Guru**** 2511985 points
Other Parts Discussed in Thread: DS250DF810

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/996563/ds250df810-schematic-check

器件型号:DS250DF810

大家好、

DS250DF810原理图的任何问题 、或任何建议和评论、都可以帮助您解决、感谢您的帮助和支持。

e2e.ti.com/.../DS250DF810_5F00_SCH_5F00_20210426_2D00_1.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我查看了原理图、没有发现任何问题

     

    已检查并正常

    • VDD 去耦
    • CAL_CLK_IN -> 25MHz 振荡器基准
    • ADDR 引脚搭接选项
    • 高速输入和输出->无需外部交流耦合(不需要、因为重定时器集成了交流耦合电容器)
    • SCL 和 SDA
    • EN_SMB -> 1k Ω 上拉至 VDD、用于在 SMBus 受控模式下正常运行
    • 已实现 READ_EN_N ->复位输入电路
    • All_DONE _N ->悬空
    • INT_N
    • 测试引脚悬空

    谢谢、

    Rodrigo Natal