This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65MLVD206:再/去短接在一起

Guru**** 669750 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/992731/sn65mlvd206-re-de-shorted-together

器件型号:SN65MLVD206

团队、

我有一位客户根据以下电路配置提出的问题。  将两个信号- RE+DE 和 R+D 短接是否正常?

 两个信号 RE+DE 和 R+D 都是线控信号。 R/D 信号用于连接到控制器的 SPI 时钟。 控制器可以是主控制器、也可以是从控制器、因此需要驱动或接收时钟信号。  

感谢您的帮助!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Alexandre、

    可以将 RE+DE 短接。 但是、不建议将 R+D 短接、因为由此产生的存根以及驱动器/接收器的额外负载可能会导致信号完整性问题。

    此致、

    I.K.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的快速响应 I.K. 是否有方法可以帮助最大程度地减小这种残桩影响? 客户可将 R + D 引脚直接连接到引脚、与微控制器的连接距离仅14mm。 如果这仍然是建议的、考虑到控制器需要能够同时作为主器件和从器件、是否有不同的路径可供选择。  

    -Alex

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    除了完全消除存根之外、您还可以做很多事情来最大限度地减小存根影响。 我可以说、我看到其他客户将 R+D 引脚绑定在一起、没有发现任何问题、但仍然不建议使用、因为该器件在 A 和 B 引脚上设计了半双工功能、而不是 R 和 D 引脚。

    此致、

    I.K.