This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] NS16C2552:芯片选择:TAW 参数

Guru**** 2569165 points
Other Parts Discussed in Thread: NS16C2552

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1007286/ns16c2552-chip-select-taw-parameter

器件型号:NS16C2552

尊敬的先生或女士:

具有16字节/64字节 FIFO 和高达5兆位/秒数据速率的 NS16C2552/2652双路 UART 数据表(修订版 D)

数据表第3页
CS_芯片选择:

如果 CS 处于低电平、则会选择 TIP。 这允许在 Duart 和 CPU 之间进行通信。
根据 TAW 参数、有效的芯片选择应该是稳定的。
"此 TAW 参数的描述在哪里?"
请与我联系。

此致、
Nakatsuka

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Nakatsuka-San、

    这似乎是 PC16552D 数据的剩余部分、其中 Taw 参数的定义是 地址的 WR 延迟。 如果您查看 NS16C2552数据表中的 tar 参数、这应该是 CS 变为低电平并可以进行通信后稳定所需的时间。

    此致、

    Eric Hackett