This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90CF386:未使用引脚的端接方法

Guru**** 2391165 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/883191/ds90cf386-the-method-of-termination-for-unused-pin

器件型号:DS90CF386

您好、专家、

请告诉我未使用引脚的终止方法。
条件:
-设备有电源。
・Ω 输入低电平至/ PDWN
・没有发送器连接、只有端子100Ω 连接每个+/-输入

RxIN0至 RxIN3和 RxCLKIN 的 LVDS 输入引脚将悬空、这是可以的吗?

2.根据规范"7.1概述"、说明如下、因此如果您将/PWRDWN 设置为低电平、客户可以理解、即使没有有效的数据输入也是可以的。
  '这些器件具有一个 PWR DWN 引脚、可在没有有效输入数据时将器件置于低功耗模式。'
  此时、RxOUT0 ~ 27似乎很低、下拉电阻的值是多少?

3.断电模式下的功耗典型值= 140uA 是否包括输入悬空或输出引脚被下拉时的电流?

4.当只有发送器的器件电源关断时、是否有可能泄漏电流从接收器到发送器?
  此外、如果此时设置了/PWRDWN =低电平、是否会消除泄漏?

谢谢

穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muk、

    感谢您提出所有这些好问题。  为了帮助我更好地确定答案、您能否让我更好地了解您当前正在设计的应用以及您当前面临的问题?  您是否在断电模式下遇到电流泄漏问题或电流消耗高于预期?

    有一些很好的资源可用于 LVDS 设计。  本指南较旧、但内容全面: http://www.ti.com/lit/ug/snla187/snla187.pdf

    此外、针对这个器件的互连设计指南也可能被使用: http://www.ti.com/lit/an/snla002/snla002.pdf

    此致、
    Bryan Kahler

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Bryan - San、

    不、他们没有任何问题。 这只是他们设计的问题。

    请回答每一个问题吗?

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muk、

    很高兴听到您当前没有遇到任何设备问题。  当您能够在工作台上评估器件时、如果遇到任何问题、请告知我们。

    关于:

    请告诉我未使用引脚的终止方法。
    条件:
    -设备有电源。
    ・Ω 输入低电平至/ PDWN
    ・没有发送器连接、只有端子100Ω 连接每个+/-输入

    在上述配套资料 中、对串行器和解串器的相关问题进行了详细解答:http://www.ti.com/lit/an/snla002/snla002.pdf

    仍在处理有关系统和设计的其他问题。 预计周二更新。

    此致、
    Bryan Kahler

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Bryan - San、

    你有更新吗?

    谢谢

    穆克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Muk、

    下面是其余问题的答案:

    1)未使用的 LVDS 输入可以保持开路(但端接100欧姆),因为存在故障安全偏置电路

    3) 3)断电电流基于浮动输入

    4)否、在上电和断电条件下、LVDS 输入为三态

    此致、
    Bryan Kahler