This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83848I:复位后、AN0和 AN1状态发生变化

Guru**** 2382460 points
Other Parts Discussed in Thread: DP83848VYB
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/869519/dp83848i-an0-and-an1-state-changes-after-reset

器件型号:DP83848I
主题中讨论的其他器件:DP83848VYB

您好专家、

我的客户将 AN_EN 提高到高电平并将 AN1和 AN0保持悬空。 当它们在上电1秒内复位 IC 时、AN0和 AN1均为高电平、IC 将在10/100M 全双工/半双工模式下工作。 但是、如果它们在上电1秒后复位 IC、则 AN0为低电平、AN1为高电平、IC 将在10/100M 半双工模式下工作。

这是正常的吗?对此有任何建议吗?

谢谢

谢尔登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sheldon、您好!

    您能否确认您的客户是否遵循数据表"5.6交流时序要求"部分中的所有"上电时序"和"复位时序"规格?

    此外、请确认您的客户正在使用一个2.2k Ω 的上拉或下拉电阻器来捆绑这些电阻器、并且不直接连接到接地或 Vcc。

    "硬件复位时、在此输入端设置的值锁存到 DP83848VYB 中。 这些引脚的悬空/下拉状态被锁存在基本模式控制寄存器中。'

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Vibhu、

    它们在其应用中使 AN0和 AN1悬空、因此上拉电阻器不会成为问题。 关于 "上电时序"和"复位时序"、您能更详细地解释一下我们应该如何检查它吗? 这是由硬件决定还是也受软件影响?

    谢谢

    谢尔登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Vibhu、

    它们的目标是使用100M 全双工模式、但它们执行硬件复位的时间点将影响最终结果。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sheldon、您好!

    您能否读取寄存器 ANAR 地址0x04h 并查看寄存器是否显示绑定被正确锁存?

    请参阅"表6-13. 协商通告寄存器(ANAR)、地址0x04h"以查看该寄存器的位描述。 它将告诉您 PHY 可用的模式。

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sheldon、您好!

    此问题的状态是什么?

    谢谢、

    Vibhu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Vibhu、

    我暂时没有得到他们的回复。 您可以先关闭此帖子。

    谢谢

    谢尔登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果有更多信息、请打开引用此主题的新主题。

    谢谢、

    Vibhu