This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65DSI86:SN65DSI86或合适候选器件的规格要求

Guru**** 2747745 points

Other Parts Discussed in Thread: SN65DSI86

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/870719/sn65dsi86-spec-requirements-for-sn65dsi86-or-right-candidates

器件型号:SN65DSI86

 您好!   

我的一位客户正在搜索 MIPI 转 eDP 解决方案以及下面系统的规格要求;  SN65DSI86是否可以满足这些要求?  或者、我们是否有更好的产品可以提供建议?   

================================================================================================

 分辨率: FHD@60Hz

输入 I/F:mipi 4通道

输出 I/F:eDP 2通道@ HBR (2.7Gbps)

4. ASSR 支持

5.尺寸:首选小尺寸

6.功耗:优先选择低功耗

7. 特殊功能 :MIPI M/N 值自动设置(H/W 或 F/W)-非手动设置  

 有关否的详细信息 7:  有多个 MIPI 源作为输入接口,因此驱动器应相应地自动检测和调整 MIPI 时钟的 M/N 值。  它应由硬件或固件控制、而不是由手动软件控制。  

========================================================================================================================================================

 SN65DSI86能否 支持客户的需求? ?  

 在 Adv 中谢谢。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    DSI86应能够支持 FHD@60Hz 分辨率。

    问题7

    为了正确采样在 DSI 接口上接收到的高速数据、DSIx6实现了一种称为 DSI_CLK_RANGE 估算器的硬件机制、以确定 DSI 时钟频率。 这个硬件机制使用 REFCLK 作为计算 DSI 时钟频率的基准。 当 REFCLK_FREQ 寄存器正确匹配 REFCLK 频率时、DSI_CLK_RANGE 估算器将能够确定 DSIA 和 DSIB 时钟频率。 在硬件更新 CHA_DSI_CLK_RANGE 和 CHB_DSI_CLK_RANGE 寄存器之前、DSI_CLK_RANGE 估算器需要一个丢弃读取(即从地址0x00读取)。 请注意、这种首次访问可能会设置一些 DSI 错误位。

    在系统设计人员不希望使用 DSI_CLK_RANGE 估算器的情况下、软件可以将所需的 DSI 时钟频率写入 CHA_DSI_CLK_RANGE 和 CHB_DSI_CLK_RANGE。 写入这些寄存器后、DSI_CLK_RANGE 估算器将被禁用、系统软件将负责确保 CHA_DSI_CLK_RANGE 和 CHB_DSI_CLK_RANGE 寄存器始终反映实际的 DSI 时钟频率。

    谢谢

    David