This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPD3S714-Q1:VD+/VD-的 OVP

Guru**** 1138100 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/895398/tpd3s714-q1-ovp-for-vd-vd-

器件型号:TPD3S714-Q1

您好、先生、

一旦 IC 检测到外部电压短路到高于 OVP 阈值的数据线路(VD+或 VD-)、它就会关闭其内部的 FET。
在上述情况下、VD+/VD- 将连接到 IC 内部的哪个位置?  VD+/VD-是否会从外部电压汲取电流?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    安妮、您好!

    OVP 发生在数据线路中时。 VD+/-和 D+/-之间的内部数据开关将关闭、以保护 D+/-侧 SOC 系统。

    VD+/-内部连接到数据开关 FET 漏极侧。在 OVP 发生期间、VD+/-侧高电压不会从外部汲取电流。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    胡 Michael、

    感谢您的反馈。

    客户询问外部电压是否出现18V 尖峰、如下所示。

    如果 U61.PIN2与超过18V 的外部电压短路、VDP 是否会连接到 GND 并烧毁 USB 滤波器(U61) PIN2-3?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    安妮、您好!

    不可以、内部 OVP FET 将在 非常短的时间内关闭、典型值约为200nS。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael、

    由于客户正在寻找 U61 PIN2/3烧短路的根本原因、

    因此、需要我们的帮助来阐明 TDP3S714-Q1的 Vbus_sys 和 Vin 是否均已关闭、U61 PIN2的电压输入是否在12V 左右、

    是否存在 TDP3S714-Q1引脚5 VDP 内部对地短路?

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    安妮、您好!

    VDP 内部是 ESD 钳位、一旦激活 VDP 内部 ESD 钳位电路、ESD 电流将通过 VDP 流向接地端。