This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TUSB7340:PCIe 差分信号-"P""N"交换(极性反转)

Guru**** 2391415 points
Other Parts Discussed in Thread: TUSB7340

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/962287/tusb7340-pcie-differential-signals---p-and-n-swapping-polarity-inversion

器件型号:TUSB7340

是否可以在 PCIe 差分对(TX、RX、REFCLK)上交换任何"N"和"P"信号?  如果是,哪一个?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Allen、

    本文档介绍了 TUSB73x0器件允许的差分对交换:  http://www.ti.com/lit/ug/sllu149e/sllu149e.pdf 请参阅第5.4节超高速差分路由和 7.2发送和接收链路。  TUSB7340 支持 PCIe_REFCLKP 和 PCIe_REFCLKN 的交换

    请注意 、TUSB7340 是 NRND (不推荐用于新设计)、支持仅限于现有文档和实用程序。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢你 Malik。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Allen、

    没问题。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    后续问题... 如果我仅使用4个 USB3.0端口中的3个,是否需要执行任何操作来禁用第四个未使用的端口(例如控制引脚)?  或者 IC 是否会通过检测 USB3.0活动的缺失来自动禁用此未使用的端口?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Allen、

    您需要设置 相应端口的 Portx_DIS 位、其中 x=[1:4]、以便禁用 TUSB7340的下行端口。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Malik、

    我在此附上原理图中 TUSB7340部分的快照。  我将连接到 Raspberry Pi 4计算模块。

    如果您看到任何原理图问题、您是否希望查看此子电路并告诉我?

    谢谢、

    ~Allen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Allen、

    我将在星期四回顾并返回到 EOD。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Malik、

    我期待您的评论。

    查看 TUSB7340数据表中的表104 (USB 控制寄存器说明)、我没有看到任何将直接禁用 USB3.0和仅启用 USB2.0的命令、但您是否认为可能存在强制执行此配置的间接方法?  是否有命令可直接执行此功能?

    USB3.0 TX 信号连接了0.1uF 串联电容器(C39和 C40)。  假设我无法在软件中强制使用 USB2.0模式,是否需要移除这些电容器以强制使用 USB2.0模式?

    谢谢、

    ~Allen

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Allen、

    下面的原理图上有一些注释。

    • 对于 VDD 和 VDD33电源轨、最好改变使用的去耦电容、以便明显地过滤不同频率的电源噪声。 请至少包含一个或两个0.01uF 去耦电容器。  
    • FREQSEL 应由4.7K 电阻下拉
    • 由于使用了有源复位、请确保 GRST 遵循数据表第9.1.1节"上电序列"中列出的序列。
    • 晶体负载电容应为~18pF。

    正确、要使端口 USB 2仅为 USB 2、应断开 SSTX 和 SSTRX。 应在 SSTX 路径上放置0欧姆电阻器、并保留 DNI 和 SSRX 交流耦合电容。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢你 Malik!