This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TUSB320:6.5电气特性中的中层端口/ADDR 电压的 TUSB320自相矛盾的数据。

Guru**** 2531950 points
Other Parts Discussed in Thread: TUSB320

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/917554/tusb320-tusb320-contradictory-data-for-mid-level-port-addr-voltage-in-6-5-electrical-characteristics

器件型号:TUSB320

您好!

假设我想将 ADDR 引脚配置为中间电平、以便将 I2C 引脚用作 GPIO。

那么、我只需要将 ADDR 保持未连接状态。

TUSB320在 EN_N 引脚上检测到有效电平后对 ADDR 上的电压进行采样。

此时、ADDR 引脚上启用了上拉和下拉。

想法是、根据上拉和下拉形成的分压器、引脚上的电压将"浮动"在 VDD 和 GND 之间的某个位置。

在对 ADDR 引脚进行采样后、上拉和下拉会被禁用、这大概是为了省电。

因此,如果引脚悬空,则在引脚上采样的电压应为 PD/(PU+PD)*VDD = 1.1M/(1.1M+588k)*VDD = 0.65*VDD

但数据表指出,要检测有效的中电平状态,ADDR 引脚电压必须介于0.28*VDD 和0.56*VDD 之间

这毫无意义!

此表中必须有错误。

正确的数据是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    实验室数据显示、浮动电压在规格范围内。 数据表中似乎并未显示所有 PU/PD 电阻器。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回答 Brian

    我建议使用适当的数据更正数据表。

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    当然可以