This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TCA9548A:TCA9548A SDX 和 SCX 输出问题

Guru**** 2393725 points
Other Parts Discussed in Thread: TCA9548A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/948459/tca9548a-tca9548a-sdx-and-scx-output-question

器件型号:TCA9548A

大家好、

输出信号时、TCA9548A 的 SDX 和 SCX 是否处于 OpenDrain 模式?

如果是、该器件如何判断输入和输出方向? 手册中的功能图相对简单、是否有更详细的图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    μ I²C 信号始终为漏极开路。

    器件不会判断方向。 导通晶体管是对称的、当任意一侧变为低电平时打开。 在多主控或者时钟扩展应用中、两侧同时发送。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dane:

    Clemens 注释正确。 I2C 开关不会重新驱动任何传播到不同通道的信号、而是仅连接活动通道、从而允许原始信号驱动器将连接的线路拉低。 这一点很重要、因为驱动责任仍然在于原始信号驱动器、并且总线电容不会在通道之间隔离。

    如果您有任何其他问题、请告诉我。

    此致、
    Eric

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Eric: 
    您所谈论的对称传输晶体管是否与下图所示的结构相似? 
     
    在测试期间、我们发现在一个特殊情况下、SDA 被拉高、SDX 被拉低、SDX 出现半高、I2C_Swtech 前后出现大约1V 的压降;
    如果它是纯 OpenDrain 结构的输出、则不应存在半高电平、而应下拉 SDX、对吧? 但是、如果它通过、为什么在前后都有1V 的压降?
    因此、我希望进一步了解 I2C_Swtih 的内部结构、以便于分析、谢谢~
    以下是 I2C_Swtich 之前的 SDA 测试波形、以及 I2C_Swtich 之后的 SDA 测试波形:
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Dane:

    您显示的结构实际上与 TCA9548A 所使用的导通 FET 架构类似。  

    由于开关的电阻、当通过电流时、开关上会出现一定的压降(在通过几 mA 时可能为0.5伏)。 然而、当半高电平被驱动到一侧时、会出现如此大的压降、这是很奇怪的。 我认为这可能是不确定输入电压与用于 Vcontrol 等效电压的内部基准之间的一些不当交互。 低电平信号似乎未被原始信号驱动器正确驱动。 由于 TCA9548A 本身没有将 SDA 线路拉低的任何方法、因此我不希望这是由开关明确导致的。  

    您能否分享测试设置的原理图、其中显示驱动这些信号的器件以及每条线路如何上拉到 Vcc? 如果您想在线分享公共论坛、请找到我的电子邮件、点击我的 E2E 名称。

    此致、
    Eric Schott