This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83867E:AM6546的 DP83867E 时序

Guru**** 1829510 points
Other Parts Discussed in Thread: AM6546
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/947544/dp83867e-dp83867e-timing-with-am6546

器件型号:DP83867E
主题中讨论的其他器件:AM6546

大家好、

我的客户在其中一个项目中将 DP83867ERGZ 用于1000BASE 连接(LAN 和 WAN)以及 AM6546。

目前正在执行硬件验证并执行电气信号测量、以验证 RGMII v2.0时序要求。

下面是测量值

RGMII 时序参数1000BASE-
Tx/Rx 参数 要求 测量值
RX 1000BASE-T RX 建立时间 2ns 2.8ns
RX 保持时间 2ns 5.3ns
RX 时钟周期 8ns 8ns
RX 时钟下降时间 0.75ns 1.75ns
RX 时钟上升时间 0.75ns 1.75ns

从测量中可以看出、Rx 信号不符合时序要求。

由于这些只是点对点连接、两者之间只有串联端接电阻器、因此我们在硬件中无法对这些信号进行任何控制。

已请求您帮助分析和解决此问题。

请查找随附的快照、有关输入和注释的帮助以解决此问题。

e2e.ti.com/.../waveforms_5F00_06102020_5F00_RGMII-_2800_1_2900_.zip

此致、Shinu Mathew。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shinu、

    您能否澄清哪些要求是最低规格和最高规格? 从上表中可以看出、故障参数是 RX_CLK 上升和下降时间、对吗?

    您可以分享此应用的原理图吗? PHY 和 AM6546之间有什么串联端接?  

    您能否验证上表以及所附波形是否参考了正确的参数? RGMII_CLK_RX_D1_HOLD.png 显示了2.8ns 的保持时间、其中它被称为上述设置时间。  

    此致、
    Justin  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Justin、

    请参见随附的 schematic.e2e.ti.com/.../Ethernet_5F00_LAN1_5F00_pdf1.pdf

    此致、Shinu Mathew。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shinu、

    如果您使用0欧姆电阻器替换沿 RX 引脚的串联端接、您能否验证 RX_CLK 的上升/下降时间是否在要求范围内?

    此致、
    Justin