This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LBC173A-EP:澄清了传播延迟

Guru**** 2514655 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/939674/sn65lbc173a-ep-propagation-delay-clarification

器件型号:SN65LBC173A-EP

大家好、

我想就以下客户的询问获得您的意见:

在客户的设计中、他将 IC 的输出驱动为低电平。 问题是、如果差分输入的上升延迟有点大(~15ns)、它是否会经历高阻抗到高电平输出传播延迟? 还是只是低电平到高电平传播延迟?

如果您有任何疑问、请告诉我。

谢谢、

Jonathan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jonathan、

     上升延迟是单端延迟还是差分延迟? 总线驱动低、高阻抗或高电平之前的输入信号是什么?

    此致、

    Hao

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Hao、

    以下是我从客户那里得到的答案:

    上升延迟是差分的。 输入信号为高电平、通过斜坡、它会降至低电平、但输出下降不是它们的问题。
    当总线开始以斜坡上升时、斜坡的低斜率是否会影响传播延迟?

    期待您的回应。

    此致、

    Jonathan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jonathan、

    如果您遵循数据表的定义( 数据表上的图7)、缓慢斜坡输入将影响传播延迟(器 件始终对相同的输入电压电平做出响应)。 尽管如此、它从未被禁用。  影响应该是低延迟到高延迟。

    此致、

    Hao