This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65HVS882:该器件支持什么 SPI 时钟

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/937886/sn65hvs882-what-is-spi-clk-supported-by-this-device

器件型号:SN65HVS882

该器件支持什么 SPI 时钟?下图中的 DC 是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、耐受、

    SPI 时钟必须满足系统时序要求中显示的最小值。

    以下是解释时序参数的图:

    从上升时间期间 LD 达到其最大值的50%到时钟脉冲达到该数字的50%之间、恢复时间至少需要2ns t_rec。 有关详细说明、请参阅图4。 LD 类似于 SPI 中的芯片选择线路。

    图5所示的最小时钟宽度 t_W1为4ns。  

    时钟脉冲频率 f_clk 需要在0Hz - 100MHz 范围内、0Hz 由值"DC"表示。 如图5所示。

    时钟还必须符合串行输入数据: 建立时间 t_su1是串行输入数据达到其最大值的50%(上升或下降)与时钟上升沿达到其50%值之间的最短时间、如图6所示。

    为了将输入数据注册为有效、时钟还必须保持至少2ns、t_H1如图6所示。

    最后还有另一个设置时间 t_su2、这是在下降沿达到其50%值时/CE 与在上升沿达到其50%值时的最短时间。

    如果您使用的 SPI 时钟符合这些规格、则可以在应用中使用。

    最棒的

    Parker Dodson