This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCA9306:PCA9306和 ISO1540设计问题

Guru**** 2511985 points
Other Parts Discussed in Thread: ISO1540, PCA9306

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/912286/pca9306-pca9306-and-iso1540-design-question

器件型号:PCA9306
Thread 中讨论的其他器件:ISO1540

尊敬的团队:

下面是我的客户采用 PCA9306和 ISO1540的原理图设计。

在某些情况下、当 J2上没有连接时、3D3V_VCC、SDA 和 SCL 将变为悬空状态。 但 PCA9306的使能引脚仍具有电源(Remote_VCC)。 V_STBY 也具有电源。

他们想知道 J1的 SDA 和 SCL 是否可能具有噪声或驱动至低电平?

谢谢你。

此致、

Jim    

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Jim、

    ISO 器件可能能够将 PCA9306的1侧驱动为低电平、但由于 PCA9306是一个导通 FET 器件、如果1侧开始下降到低于 REMOVE_CC-Vth、则1侧可能会将电流泄漏到一侧以将其推回较小的位置。 我不认为1侧悬空会将2侧驱动为低电平 、从而将 ISO 器件驱动为低电平。 更糟糕的情况是、如果1侧仍然"泄漏"、总线可能会在 REMOT_VCC-0.6V 附近挂起

    -Bobby

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Bobby、

    感谢您的回复。

    此致、

    Jim