This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS250DF230:申请 DS250DF230的设计审查

Guru**** 2390755 points
Other Parts Discussed in Thread: DS250DF230

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/914374/ds250df230-request-a-design-review-for-ds250df230

器件型号:DS250DF230

你好

我随附了设计文件。

您能否复查 DS250DF230的设计? (25g CDR)

此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我查看了原理图。 我的输入

    已检查并正常

    • VDD 去耦
    • 为 CAL_CLK_IN 假定25MHz 振荡器信号
    • ADDR 引脚搭接选项
    • 假设 SDA 和 SCL 具有足够的电阻器上拉至2.5V 或3.3V
    • EN_SMB -> 1KOhm 上拉至 VDD 以在 SMBus 受控模式下正常运行
    • 在 SMBus 从模式下正常运行时、READ_EN_N 悬空
    • All_DONE _N 悬空
    • INT_N 悬空
    • 测试引脚悬空

    注释

    • 根据 TI 的建议、高速输入和输出似乎没有实施外部交流耦合电容器  

    因此、

    Rodrigo Natal

    HSSC 应用工程师