This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90CR285:关于 DS90CR285时钟干扰

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/902810/ds90cr285-about-ds90cr285-clock-interference

器件型号:DS90CR285

大家好、

客户遇到以下问题、需要您的帮助。

系统结构:

在运算放大器调整并放大模拟视频信号后、它进入 ADC 进行模数转换。  放大器之后、在 ADC 之前的模拟信号上测量了50MHz 的噪声。  他怀疑这是由 CR90CR285的输入时钟引起的(TXCLK 仅为50MHz)。  已验证 FPGA 是否已挂起50MHz 干扰模拟信号。

电路板上的 TXOUT0 +/-~ TXOUT3 +/-和 TXCLKOUT +/-~通过宏连接器和他自己的线路输出(一端是微型矩形连接器、另一端是连接至计算机板的 Camerlink 26引脚连接器)。

奇怪的是、如果您不连接计算机主板、则不会产生50MHz 干扰。

客户想知道如何解决此问题?

谢谢、

安妮

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Annie:

    我不理解系统、您能用系统的直观图来表示吗?

    此致、
    Michael W.