This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TL16C2552:关于 MCR 位3寄存器。

Guru**** 2564550 points
Other Parts Discussed in Thread: TL16C2552

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/840511/tl16c2552-about-mcr-bit3-register

器件型号:TL16C2552

你(们)好。

我们的客户正在将 PC16552替换为 TL16C2552。

我们了解它们之间的 MCR 位3的区别。

根据数据表第23页和第28页。

在第23页上、它被写入"奇偶校验使能"

在第28页、它被写入"位3:这个位(OUT2)控制用于 INT 信号和 OP 输出的高阻抗状态输出缓冲器。"。

TL16C2552的 MCR 位3是否正确为中断?

然后、

如果 PC16552'的 MCR 位3为高电平、它会怎么做?

此致。
Kengo。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kengo、

    在 TL16C2552的数据表中、第23页的表3显示了 MCR 控制"INT 使能、OP 控制"的位3。 当该位为高电平时、INT 信号被使能(允许中断)并且/OP 为低电平(AFR[2:1]都为低电平)。  "奇偶校验启用(PEN)"由 LCR 的位3控制。

    当 PC16552的 MCR 控制/OUT2中有位3时、该位是用户指定的辅助输出。 当位3设置为逻辑1时、/OUT2输出将被定义为逻辑0。

    请告诉我这是否有帮助。

    此致、
    Eric