This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS80PCI402:DS80PCI402

Guru**** 2394295 points
Other Parts Discussed in Thread: DS80PCI402

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/865177/ds80pci402-ds80pci402

器件型号:DS80PCI402

大家好、

我的客户正在将4个通道从 DS80PCI402器件连接到 Xilinx UltraScle FPGA SerDes。

DS80PCI402器件与 Xilinx UltraScle FPGA 之间的距离约为10英寸

 

  1.  RXDET 引脚的建议设置是什么?此终端设置的注意事项是什么?
  2. SD_TH 引脚的建议设置是什么、该阈值设置的注意事项是什么?

 

您是否知道他们应该知道的器件的一些电气限制(勘误表)。

 

您能否确认最大差分 RX 峰间电压为1.2V (VID)、并且此值没有限制。  

谢谢、

Shlomi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shlomi、

    对于所有 PCIe 应用、建议将 RXDET 悬空。

    2.对于所有 PCIe 应用、建议 SD_TH 悬空。

    最大的"勘误表"类型信息是将 PCI402放置在靠近通道中间的位置、以获得最佳的整体性能。

    1.2V 输入信号对于该器件来说不是问题。

    此致、

    Lee

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Lee、

     

    我想了解 RXDET 设置与均衡和去加重设置之间是否存在某种相关性。

     

    根据我的测试、我发现 在某些情况下、均衡和去加重设置与 RXDET 设置之间存在相关性、可提高测试结果。

     

    这是合理的吗?

     

    谢谢、

    Shlomi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shlomi、

    在正常系统中、我希望 RXDET (手动50欧姆或自动检测) 对均衡和去加重设置没有任何影响。  如果由于某种原因器件未正确检测到端接并且输入端接未处于活动状态、则有效均衡级别可能会降低、需要进行调整以优化 DS80PCI402输出信号。

    此致、

    Lee

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Lee、

     

    您能否详细说明您的意思:“如果由于某种原因设备未正确检测到终端,并且输入终端未激活”

     

    谢谢、

    Shlomi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Shlomi、

    手动50欧姆 RXDET 设置影响结果的唯一方法是 DS80PCI402输出端未连接有源终端。  如果输出端没有端接、自动 RXDET 将关闭该通道上相关的输入端接。  如果输入端接未连接且处于活动状态、则器件信号调节性能较差。

    此致、

    Lee