This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83630:DP83630 PTP 提高了稳定性

Guru**** 2551110 points
Other Parts Discussed in Thread: TMS320DM8148, DP83630

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/781427/dp83630-dp83630-ptp-improvement-on-stability

器件型号:DP83630
主题中讨论的其他器件:TMS320DM8148

您好!

我正在寻找潜在的解决方案来改进设计板上的 PTP 实施、该设计板目前使用 DP83630 PTP PHY IC、并与 TMS320DM8148相连。  

默认设计中、DM8148 (DaVinci)与 DP83630的引脚34之间的 RMREF_CLK 50MHz 搭配使用、RMREF_CLK 实际上是从20MHz DEVOSC 以 10ppm 的频率合成的。

然后、DP83630将根据 RMREF_CLK 生成 PTP_1PPS 至 DM8148。 PTP 时间戳是根据 RMREF_CLK 生成的、RMREF_CLK 的10ppm 稳定性可能不足以满足我的应用要求。  

 

是否有可与 RMREF_CLK 合成的替代源、以便在不发生任何组件更改/布局更改的情况下实现更高的稳定性?

此致、

Leo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Leo、

    我将对此进行回顾、并返回给您。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Leo、

    您可以在 DP83630内使用 PGA 或 FCO。
    请参阅此应用手册: www.ti.com/.../snla099d.pdf
    此外、您还可以使用寄存器0x1B 更改1588时钟源。