This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS50PCI401:布线差分阻抗设计

Guru**** 1860360 points
Other Parts Discussed in Thread: DS50PCI401
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/780231/ds50pci401-trace-differential-impedance-design

器件型号:DS50PCI401

大家好、

请允许我向您询问高速线路的 PCB 设计。

在数据表中、它规定输入/输出差分阻抗为100欧姆、建议使用100欧姆(典型值)的受控差分阻抗。

另一方面、PCIe Gen2 CEM 建议使用85欧姆(典型值)的受控差分阻抗。

您建议在此应用中采用哪种阻抗设计?

此致、

Kawai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Kawai、

    DS50PCI401可使用85或100欧姆阻抗。 对于 PCIe 应用、我建议使用85欧姆电阻、因为它与 CEM 接口更好地配合工作。

    此致、
    Lee
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Lee - San、

    感谢您的建议。

    此致、
    Kawai