This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDS33-EP:高阻抗保证

Guru**** 2386610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/810542/sn65lvds33-ep-high-impedance-guarantee

器件型号:SN65LVDS33-EP

我只想确认、确保输出端处于高阻抗状态的唯一方法是为器件供电并禁用输出。

  1.  是否需要驱动两个使能端以使器件在输出端处于高阻抗状态?

  2. 我是否可以切换 G 引脚以启用和禁用输出?在这种情况下、我是否需要将 Gbar 引脚连接到 Vcc?

  3. 如果器件在3.0V 的 VCC 下运行、VOH 最小值和 VOL 最大值是多少?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Andrew、

    该器 件没有 Ioff 或 PU3S 电路、可确保输出在关断或上电期间具有高阻抗。

    因此、是的、器件需要通电并禁用输出。

    1) 1)正确。  真值表中的其他状态显示在第2页的函数表中。

    2) 2)根据我对表的解释、您可以将 G 连接到低电平、并将 Gbar 切换为高电平以禁用、将 Gbar 切换为低电平以启用。

    3) 3) VOH 最小值和 VOL 最大值基于最坏情况、因此数据表中的限值基于3V。  这将在4mA 负载下产生2.4V VOH 最小值和0.4V VOL 最大值。

    如果这回答了您的问题、请单击"验证答案"
    此致、
    涉水