您好!
我们已根据所附的布置制作了原理图,请与控制器一起查看配置,并分享有关所用时钟和晶振的反馈。
此外、还建议您提供有关橡皮擦和从模式应用的任何参考文档
.e2e.ti.com/.../Ethernet-review.pdf
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我们已根据所附的布置制作了原理图,请与控制器一起查看配置,并分享有关所用时钟和晶振的反馈。
此外、还建议您提供有关橡皮擦和从模式应用的任何参考文档
.e2e.ti.com/.../Ethernet-review.pdf
您好、Rishav、
请允许我在下周周二之前提供有关原理图的反馈。
以下是有关 RMII https://www.ti.com/lit/an/snla076a/snla076a.pdf https://www.ti.com/lit/an/snla101a/snla101a.pdf 的一些文档
--
此致、
Gokul。
感谢您的响应、我们将等待您的意见。 同时、为了更具体地回答我们对此提出的问题、我在下面添加几个问题
-我们 使用的常用时钟源(来自 Abraacon 的50MHz 振荡器'ASE-50.000MHZ-LR-T')为 PHY XI 引脚以及微控制器的'ETH_CLK'供电。 请建议此安排是否有任何问题/需要注意的具体事项。
-对于'RST_N'、我们已分配微控制器的专用引脚可在需要复位 PHY 的情况下以 GPIO 模式运行。 希望这可以
- TI 是否提供任何支持/共享固件示例例例例程、我们可以在主机微控制器中轻松实现这些例程来管理/配置此 PHY?
您好、Rishav、
--
此致、
Gokul。
您好、Rishav、
PFA、带注释的原理图。 原理图看上去基本上不错。
e2e.ti.com/.../Ethernet-review_5F00_feedback.pdf
--
此致、
Gokul。