This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65HVD179:接收器输出电压电平

Guru**** 2506565 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/757551/sn65hvd179-receiver-output-voltage-level

器件型号:SN65HVD179

在数据表 中、接收器输出电压 Vo 在第4页被指定为4V 最小值。 但是、对于 RS 422差分输入电压(通常为3V 至3.5V)以及 HI (A)和 Low (B) diff 输入、我们看到输出为3V 至3.5V。 我们在 A 和 B 上使用120欧姆负载、在 Vo 上使用50欧姆负载。 根据数据 表规格,我们的输出不应该是4V 或更高,还是缺少什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Gary、

    让我确保我理解。 从引脚 A 到引脚 B 的差分电压似乎大于接收器 VIT 规格、因此 R 输出(引脚2)驱动高电平状态。 不过、这种高电平状态的电压电平低于预期(即3V 而非4V)。 是这样吗?

    如果是、我是否正确地理解引脚2上存在50欧姆的下拉负载? 这将解释较低的电压。 为8mA 的测试电流指定了4V 最小电平。 由于使用的推挽驱动器的输出电阻、较高的负载电流将导致输出上的压降更大。 如果您看到电压为3V、电阻为50欧姆、则这对应于60mA 的电流、因此预计电压会更低。

    如果可能、我建议消除50 Ω 下拉电阻。 R 输出用于驱动高阻抗输入(例如处理器的逻辑输入)、而不是如此强的负载。

    如果这毫无意义、如果您还有任何疑问、或者我误解了您的情况、请告诉我。

    此致、
    最大