This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPD5S115:TPD5S115 DDC 有害波形

Guru**** 2393405 points
Other Parts Discussed in Thread: TPD5S115

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/752037/tpd5s115-tpd5s115-ddc-unwanted-waveform

器件型号:TPD5S115

您好、Sirs、

很抱歉打扰你。

在执行 HF1-55测试时、我们可以看到 HDMI DDC 上不需要的波形。 当我们通过 DDC 从 EDID 仿真器进行测试时、该不需要的波形将导致"保持时间开始条件"和"设置时间开始条件"发生故障。

DDC 波形

e2e.ti.com/.../DDC-Waveform.xlsx

规格是

1)保持时间(重复)启动条件(THD、STA)>= 4.0us
2)设置时间(重复)启动条件(Tsu、STA)>= 4.7us

 

当插入 HDMI 电缆时、我们会看到这个不需要的波形。  该不需要的波形随机呈现。 有时、当插入 HDMI 电缆时、我们不会看到这个不需要的波形。  

 

我们会在随附的电子表格中捕获一些波形以供您参考。

 

Wavea-1 (1.8V APQ 侧)

拔下 HDMI 监视器电缆、并通过监控 HDMI_DDC_DATA、HDMI_DDC_CLK 和 VREG_S4A_1P8来打开系统。 我们在数据和时钟线上看不到任何转换。

 

波形2 (5V HDMI 侧)

拔下 HDMI 监视器电缆、并通过监控 HDMI_DDC_DATA_CONN、HDMI_DDC_CLK_CONN 和 HDMI_5V 来打开系统。 我们在数据和时钟线上看不到任何转换。

 

波形3 (5V 侧)

1.拔下 HDMI 显示器电缆,让系统完全启动。

2.通过监控 HDMI_HPD_CONN、HDMI_DDC_DATA_CONN、HDMI_DDC_CLK_CONN 和 HDMI_5V 来插入 HDMI 电缆。 (HDMI_HPD_CONN 上的触发器从低电平变为高电平)。

 

波形4 (1.8V 侧)

1.拔下 HDMI 显示器电缆,让系统完全启动。

2.通过监控 HDMI_HOT_PLUG_DET、HDMI_DDC_CLK、HDMI_DDC_DATA 和 VREG_S4A_1P8来插入 HDMI 电缆(HDMI_HOT_PLUG_DET 从低电平变为高电平)。

 

波形5 (5V 和1.8V 侧)

1.拔下 HDMI 显示器电缆,让系统完全启动。

2.通过监控 HDMI_HOD_PLUG_DET、HDMI_DDC_DATA_CONN、HDMI_DDC_DATA 和 VREG_S4A_1P8来插入 HDMI 电缆(在 HDMI_HOT_PLUG_DET 从低电平变为高电平时触发)。

 

您能给您提供意见吗? 如何删除该不需要的波形?

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Waveform-1 (1.8V APQ 侧)和 Wavea-2 (5V HDMI 侧)

    TPD5S115的 VIL 要求为0.082*VDDA,因此它在 VIL 配置中不起作用。 如果器件不满足 VIL、则电平转换器将不会传递数据。

    波形-3 (5V 侧)、波形-4 (1.8V 侧)、波形5 (5V 侧和1.8V 侧)

    在总线的 SCL_B 和 SCL_A 侧驱动的东西。 这似乎是来自系统连接器侧的驱动信号。 TPD5S115是一款非常基本的电平转换器、因此它会将任何毛刺脉冲传递到适当的总线。 您将需要弄清楚电平转换器的哪一侧驱动干扰。 根据我在波形上看到的情况、它看起来是由 DDC 连接的连接器侧驱动的、因为 Waveform-5捕捉显示出一个不会一直到达接地端的毛刺脉冲。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sirs、

    感谢您的回复。

    我们尝试切断 APQ 和 TI TPD5S115之间的 DDC 布线、并使用触控开关(而不是 HDMI 电缆)将 HDMI_HPD_CONN 伪装成高电平、并监控 DDC_DATA 和 DDC_CLK。

    我们可以在 TI TPD5S115的 A 侧和 B 侧看到该不需要的波形、但在 APQ 侧看不到该不需要的波形。

    请参阅随附的捕获波形。

    e2e.ti.com/.../DDC-Waveform_5F00_TI_5F00_20181207.xlsx

    热插拔变为高电平后、我们确认来自 TI TPD5S115的这种不需要的波形。

    请帮助检查 TI TPD5S115出现此问题的原因。

    TI 是否有用于调试的评估板?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我将搜索此 EVM、但它已停产、因此我可能很难找到它。

    您是否曾尝试在开关中添加小电容器来抗尖峰脉冲? 这可以消除传递到 TPD5S115的毛刺脉冲。

    TPD5S115电平转换器(VDDA)的5V 侧至1.8V 侧没有任何毛刺脉冲滤波器、因此任何毛刺脉冲都将通过。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Sirs、

    此干扰来自 TPD5S115本身、而不是来自5V 侧(HDMI 连接端)。

    您能否建议在何处添加小电容器? SCL_B 和 SDA_B?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我建议向 HDMI_HPD_CONN 开关添加电容器、以减慢进入器件的波形。 这应减少发生的任何耦合。

    该器件具有边沿速率增强器、可驱动 SDA_B 和 SCL_B 线路上的任何小电容。 我还希望向 SCL_A 或 SDA_A 线路添加任何电容都会导致系统故障。

    根据您的捕获、我看不到会导致器件内 DDC 线路转换的任何情况、因此我想研究通过电源平面或接地平面耦合的情况、这就是我想要降低 HDMI_HPD_CONN 边沿速率的原因。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sirs、

    感谢您的回复。

    添加 RC 以减慢 HDMI_HPD_CONN 的开关速度后、我们仍然会看到 DDC 上不需要的波形。

    请在随附的文件中找到结果。

    e2e.ti.com/.../DDC-Waveform_5F00_TI_5F00_20181215.xlsx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我认为我看到了干扰的潜在原因。

    您提供的捕获显示、HPD 上的边沿速率确实会影响电平转换器。 DDC_CLK_CONN 毛刺线电平随边沿速率的变化而变化。

    当电缆断开时、LS_EN 信号用于关闭 I2C 缓冲器。 缓冲器应无毛刺脉冲、但这是可能的原因。

    我假设您遵循了 TI 针对 LS_EN 信号的建议布线方式、并且铜缆短接至 HDP_B、因此无法进行将 LS_EN 连接至5V 的实验。

    我的另一个想法是在每个 SCL_A 和 SDA_A 引脚上放置一个50K 的大上拉电阻器、以查看这是否通过在加电时将缓冲器偏置为高电平来校正干扰。

    此致、
    卡盘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Chuck

    目前、我们参考 TPD5S115数据表中的典型系统图。 我们将 LS_OE 连接到 HPD_A

    关于大上拉、我们应该将"SCL_A 和 SDA_A 连接到 VCCA"还是将"SCL_B 和 SDA_B 连接到5V_OUT"?

    谢谢

    Clement Tsai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Chuck

    我们尝试在"SCL_A 和 SDA_A 至 VCCA"和"SCL_B 和 SDA_B 至5V_OUT"的每个引脚上添加一个50K 欧姆的上拉电阻器。 我们仍然看到干扰。

    请参阅随附的文件。

    e2e.ti.com/.../F458-DDC-Waveform_5F00_TI_5F00_20181218.xlsx

    您是否获得了 EVM 并在 EVM 上检查了此问题?

    谢谢

    Clement Tsai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Clement、

    我正在尝试找到一个可用于评估此问题的板、没有适用于此器件的 EVM、因此我正在努力查找内部板。 我还没有成功。

    SCL_B 和 SDA_B 电阻器对结果没有影响。 根据您的波形、SCL_A 和 SDA_A 电阻器确实会减少干扰、但不会解决干扰。

    是否可以在 SCL_A 和 SDA_A 线路上尝试10K 电阻器。 由于该器件的 VIL 要求非常严格、我不想在这些电阻器上设置得太小。

    此致、
    卡盘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Chuck

    在 我们提出这个问题之前、我们已经完成了在 SCL_A 和 SDA_A 上添加10K 电阻器的实验、但我们仍然看到了毛刺脉冲。

    BTW、该干扰会随机出现。 有时、当插入 HDMI 电缆时、我们不会看到这种干扰。

    谢谢

    Clement Tsai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Clement、

    我已与一些内部团队跟进、我们在评定过程中没有看到任何类型的干扰、也没有其他客户有类似的体验。

    我怀疑解决此问题的方法是在 HPD_B 引脚转换之前向 HPD_B 引脚和 LS_OE 引脚施加 RC 延迟、以启用电平转换器。 这将使电平转换器能够更快地加电、并有可能解决您的问题。

    我意识到、如果不改变 PCB、很可能无法显示这种情况、因为引脚可能会在您的电路板上短路。

    我仍在寻找一个可与配合使用的电路板。

    此致、
    卡盘
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Chuck

    感谢您的评论。

    今天、我们获得了一个新电路板、它参考 TPD5S115数据表中的图16、将 Ls_OE 与一个 GPIO 连接、原因是 Vcecc 问题。

    https://e2e.ti.com/support/interface/f/138/t/746111

    我们不会在新电路板上看到干扰。

    我们进行一个实验、即 LS_OE 从低电平变为高电平。 我们将看到该 干扰。

    从该实验中、我们知道 LS_OE 的这个问题从低电平变为高电平、我们在新电路板上解决了这个问题。

    我们可以解决此问题。

    谢谢

    Clement Tsai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Clement、

    我很高兴您能够解决此问题。 请单击您收到的 e2e 电子邮件上的客户已解决按钮。

    此致、
    卡盘