This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPD12S521:原理图审阅

Guru**** 2382480 points
Other Parts Discussed in Thread: TPD12S521
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/649774/tpd12s521-schematic-review

器件型号:TPD12S521

您好、Sirs、

您能帮您查看 TPD12S521的原理图吗?

e2e.ti.com/.../2604.2.output_2D00_new.pdf

欢迎提出任何建议。

谢谢!!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、舒成

    我将在今天晚些时候查看您的原理图。 感谢您的提问。

    -Tom
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Sirs、
    很抱歉、推送了、是否有此更新?
    谢谢!!
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、舒成

    以下是我的反馈:

    -使用适当的电阻器(示例中使用的1.7k 欧姆)将 DCLK_OUT、DDAT_OUT 上拉至 VLV

    - CEC_OUT 应通过串联电阻器和 schottcky 二极管( VLV 或3V3?)连接到逻辑电源

    - 47k Ω 上拉电阻应位于 CE_REMOVE_IN、DDC_DAT_IN、DDC_CLK_IN 输入侧(开关/发送器朝向)。 不在输出上(端口朝向)

    请记住、控制信号是缓冲的、因此它们是定向的。  输入和输出上的上拉电阻将有所不同。 请参阅 TPD12S521数据表第9页的方框图。

    谢谢、

    Tom