This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS25CP114:当 IN+和 IN-接近时、OUT+、OUT-的行为。

Guru**** 2558250 points
Other Parts Discussed in Thread: DS25CP114

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1184686/ds25cp114-behavior-of-out-out--when-in-and-in--close-to

器件型号:DS25CP114

根据 DS25CP113/114的数据表、OUT+和 OUT-除非 ABS (IN+- IN-)>=100[mV]、否则未定义。

然后、我有一个问题、当 ABS (IN+- IN-)<100[mV]时、输出的电压是多少。 (作为一个前提条件、OUT+和 OUT-通过100[欧姆]终端相互连接。)

 我观察到 IN+和 IN-差值的实际电路行为接近2[mV]。 我发现 OUT+和 OUT-似乎是高阻态;OUT+逐渐上升至1.2[V]+175[mV]、OUT- 逐渐下降至1.2[V]-175[mV]。 但我对我的猜测没有信心...

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    1.2V 是共模电压。 最小输入为100mV 的峰间差分。 只要我们具有至少100mV 的差分输入、我们就会期望典型值约为300mV 的输出差分。

    此致、Nasser

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    是的、我知道您的建议。

    我想知道的是... 如果输入差分电压接近0[mV]、则输出电压是如何 的。

    我认为 DS25CP114内的 LVDS 驱动器停止拉电流、在我的实际电路上观察到这是高阻态行为。

    你怎么看?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    你可能是对的。 但是、器件未在该状态下表征、因此输出响应可能是不确定的。

    此致、Nasser