This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN65LVDS180:SN65LVDS180信号完整性(在"R"引脚上)

Guru**** 2507255 points
Other Parts Discussed in Thread: SN65LVDS180

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1179953/sn65lvds180-sn65lvds180-signal-integrity-on-r-pin

器件型号:SN65LVDS180

我很难理解使用适用于 SN65LVDS180的 IBIS 模型进行 Hyperlynx 仿真时看到的一些结果。

在上升沿、I"m 在上升前看到一个下拉至-0.5V 的电压。  这会导致信号中出现一些非常糟糕的反射。  

 

我注意到、SN64LVDS32没有这样做。  这就是我所期待的...

我的问题是...

SN65LVDS180器件的 IBIS 模型是否正确?  在上升到"高"电平之前、它是否确实会下拉至低电平?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matthew、您好!

    您能否为我们提供您的仿真设置?

    此致、

    Josh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很遗憾、我无法这么做。  我可以告诉您、我所做的就是使用此 IBIS 模型和通用接收器设置标准(理想)传输线路(50欧姆)。  传输线约为8英寸、没有过孔。 我使用了各种源串联端接值、但所有这些值都显示了 LVDS180的这种行为。  如果我将 IBIS 模型更改为 SN64LVDS32芯片、问题就会消失。   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matthew、

    感谢您提供相关信息。 请给我们一些时间来看看这个 IBIS 模型是否有任何问题。 谢谢你。

    此致、

    Josh

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matthew、您好!

    感谢您的耐心等待、对延迟表示歉意。 SN65LVDS180 IBIS 模型似乎存在一些不准确的数据点。 由于我们即将推出适用于较新器件的 IBIS 模型、遗憾的是、我无法给出设计团队可以开始对该器件进行改造的时间表。

    此致、

    Josh   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Joshua 、感谢您提供相关信息。  我将等待更新的模型。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matthew、

    我将在发布此 IBIS 模型的更新时通知您。 谢谢。

    此致、

    Josh