This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS160PR410:布线限制

Guru**** 2390755 points
Other Parts Discussed in Thread: DS160PR410

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/934255/ds160pr410-trace-ristriction

器件型号:DS160PR410

大家好、

客户目前有 PCIe 迹线连接在两个电路板上,中间是 TI 的转接驱动器芯片,  


1) 1)客户的 PCIe 布线相对较长、且单板已超过12000Mil。 它们是否可以使用两个转接驱动器来增强驱动能力? 是否有客户像这样使用它?

(2)他们想知道官方的 PCIe PCB 布线长度限制。 您能为我们提供此信息吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeff:

    布线长度为12000mil 的电路板(使用 FR-4材料)的通道损耗为~-15.6dB @8GHz。

    DS160PR410可均衡高达~17.8dB @8GHz 的通道损耗。

    假设第二个电路板的通道损耗等于或小于第一个电路板、一个转接驱动器就足够了。

    PCI Express 规范定义了最大通道损耗、而不是最大布线长度。  PCIe 第4代定义的最大通道损耗为-28dB。

    在两个电路板的中间使用一个转接驱动器将产生大约1/2的通道损耗预算。

    可以使用两个转接驱动器、但在这种情况下可能不需要。