This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:写入 SRST 位和改变 PRST 引脚之间的周期。

Guru**** 2524550 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1198180/xio2001-period-between-writing-srst-bit-and-changing-prst-pin

器件型号:XIO2001

您好!

我的客户有以下两个关于二次总线上的 XIO2001复位的问题。

  1. 当它们在"桥接控制寄存器"的 SRST 位上写入0时、XIO2001会尽快将 PRST 引脚置为低电平、而不管 PCI 状态如何(例如、在传输数据期间)。  如果他们想要在 PRST 引脚上取消置位高电平、则尽快在 SRST 位上写入1。  我的理解是否正确?
  2. 如果是、从写入0到将 PRST 引脚置为有效需要多长时间?   此外、该时序是否与 PCI 时钟同步?   请告诉我们。

谢谢、此致、
M.Hattori。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 M.Hattori:

    将 SRST 位设置为1会使 PRST#有效、这意味着它将为低电平、因为它是低电平有效信号。  如果该值为0、则它将取消置位或处于高电平。   
    "二次总线复位。 当软件想复位桥下游的所有器件时、该位被置位。 将该位置位会使次级接口上的 PRST 信号生效。
    0 =辅助接口未处于复位状态(默认)
    1 =辅助接口处于复位状态"  - XIO2001数据表、第8.4.30节

    2. PRST 信号与 PCI 总线时钟异步。   第6.9节显示了输入转换时间为1至4纳秒、因此可能与之类似、但我看不到任何有关输出转换时间的信息。
    "PRST 是必需的 PCI 总线信号、必须连接到所有器件。 此输出信号与 PCI 总线时钟异步。 由于输出驱动器始终处于启用状态并驱动高电平或低电平、因此无需上拉电阻器。"
    - XIO2001数据表、第9.2.1.2.1节
    。  

    此致、

    Nicholaus