This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DP83869EVM:无法建立 SGMII 链路

Guru**** 2390200 points
Other Parts Discussed in Thread: DP83869EVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1222327/dp83869evm-not-able-to-establish-sgmii-link

器件型号:DP83869EVM

我无法使用以下连接方式与为 SGMII 转铜缆配置的 DP83869EVM 跳线建立 SGMII 链路。

 

 

为了验证跳线是否设置正确、我使用以下配置在 DP83869EVM 上执行了环回、并且能够建立链路。

TI DP83869EVM 和 Xilinx KU060 FPGA 电路板上的不同时钟频率是否会导致建立链路时出现问题? KU060以1.25 Gbps 的速率提供 SGMII 协议。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    您能否检查铜侧的链路速度? 您可以通过读取寄存器0x12[2]和0x11[15:14]来实现它。

    --
    此致、
    Gokul.  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    您是否能够解决此问题?

    --
    此致、
    Gokul.