您好!
我将重新编辑我的 PCB 和原理图、主要是因为 TI DC2DC 组件的库存问题、我还想改进这种情况下的 PCB 布局、因为我有大约15%的电路板在 PC 上无法工作/识别。 我的电路包含 XIO2001、它连接到两个用作 PCI0和 PCI1的 FPGA。 它们都在同一个板上。
我想澄清几个主题:
CLK0&1迹线的长度 大约为1840mil。 CLK-CLK6OUT 的长度为1940mil、可以吗?
2 -根据数据表、两个通道在1.5V 电压下的电流消耗约为300mA、我用 TPS82672SIPT DC2DC 进行测量。 可以吗?
3- XIO2001有三个参考设计: 在产品页面 RevB、"XIO2001实施指南"- RevD 以及"支持和 RevC"中、这是不正确的、因为1.5PLL 未被滤波并直接连接到数字1.5V、即使这是我拥有的 EVAL 板的修订版。 要使用的最佳参考设计是什么? 版本 B 与版本 D 有何区别?
谢谢!
Yossy Goldenberg