This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:原理图和布局问题

Guru**** 2521480 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1220114/xio2001-schematic-and-layout-questions

器件型号:XIO2001

您好!

我将重新编辑我的 PCB 和原理图、主要是因为 TI DC2DC 组件的库存问题、我还想改进这种情况下的 PCB 布局、因为我有大约15%的电路板在 PC 上无法工作/识别。 我的电路包含 XIO2001、它连接到两个用作 PCI0和 PCI1的 FPGA。 它们都在同一个板上。

我想澄清几个主题:

CLK0&1迹线的长度 大约为1840mil。 CLK-CLK6OUT 的长度为1940mil、可以吗?

2 -根据数据表、两个通道在1.5V 电压下的电流消耗约为300mA、我用 TPS82672SIPT DC2DC 进行测量。 可以吗?

3- XIO2001有三个参考设计: 在产品页面 RevB、"XIO2001实施指南"- RevD 以及"支持和 RevC"中、这是不正确的、因为1.5PLL 未被滤波并直接连接到数字1.5V、即使这是我拥有的 EVAL 板的修订版。 要使用的最佳参考设计是什么? 版本 B 与版本 D 有何区别?

谢谢!

Yossy Goldenberg

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yossy:

    1. CLK0/1和 CLKOUT 布线的长度可以接受

    2. 是的、此器件应该适用于1.5V 电源
    3. 请参考修订版 D

    此致!

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、您好!

    感谢您的回答。

    还有一个问题:

    如果 PCI0时钟长度约为1840mil、最长的 BUS0_AD 信号约为1000mil、是否可以?  如果否、CLK0和 CLK1是否可以具有不同的长度?

    谢谢!  

    Yossy.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yossy:

    您能解释一下在提到 BUS0_AD 时您指的是哪个信号吗?

    此致!

    大卫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好。

    PCI0的地址/数据总线的平均长度 约为1000mil、而 PCI0的时钟约为1840mil。 可以吗?  

    CLK0和 CLK1是否可以具有不同的长度?

    谢谢!

    Yossy.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yossy:

    请确保满足 PCI-Express 设置和保持时间要求。 此外、请参考 TI.com 上的《XIO2001实施指南》。

    此致!

    大卫