This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] XIO2001:泄漏问题

Guru**** 2521480 points
Other Parts Discussed in Thread: XIO2001

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1199166/xio2001-leakage-issue

器件型号:XIO2001

大家好

客户有问题。 XIO2001生成的电路板在 P3V3 SUS 关闭后将向 P3V3泄漏电源。

但在引导时它不起作用、在断开 PLTRST 后它也不起作用验证 XIO2001 pinj11是否连接到 p3v3sus、

然后关断将泄漏到 p3v3引脚如果 J11引脚断开且未连接到 p3v3sus、则不会发生泄漏

e2e.ti.com/.../xio2001-_2800_002_2900_.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我正在研究这个问题。  请允许我花一些时间来理解这个问题。

    此泄漏是否造成功能问题?

    此致、

    尼古拉斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、 Nicholaus

    如果客户目前断开 J11的连接、p3v3不会漏电如果 J11未断开连接、p3v3sus 将始终通电、而 p3v3在关闭时将具有2.1V 电压。 这将影响主板时序

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Gareth:

    系统正尝试进入 L2低功耗 PCIe 状态。  L2是3.3V 主电源关闭的地方、但3.3V 辅助电源打开。

    问题是、在 L2中、有电压泄漏到3.3V 主电源中、从而导致其电压为2.1V。  

       1.客户从 XIO2001断开3.3V Aux (J11)的连接、当它按应有的方式关闭时、主3.3V 轨为~0V。

       2.客户不会从 XIO2001断开3.3V Aux (J11)的连接、当主3.3V 轨关闭时、主3.3V 轨仍然为2.1V。

    勘误表中的第3项是否可能导致此处出现问题?   XIO2001勘误表(修订版 B)(TI.com)

     在这两种情况下、您能否对 XIO2001 PCI 配置空间进行快照?  了解这些寄存器的状态将有助于:

    器件状态寄存器(0x7A)

    控制和诊断寄存器(0xC8)  

    如果我的理解不正确、请告诉我。

    谢谢。

    尼古拉斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、 Nicholaus

    客户将放电电阻连接到了 p3v3、似乎没有发生泄漏问题。 我们目前的配置仅连接到 XIO2001、不连接到任何承载负载的设备。 XIO2001中是否有 p3v3放电路径? 您能提供一个方框图吗?

    感谢你的帮助

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Gareth:

    抱歉、我无法在此公共论坛上提供任何未包含在数据表中的 IP 敏感信息。  我 可以在实验室中进行测试、或者联系设计人员来查看是否预期会出现这种行为、但为了做到这一点、我需要 对问题有一个明确的了解。  为此、您能否 确认我对 上一篇帖子中的问题的理解?

    "所以、系统正尝试进入 L2低功耗 PCIe 状态。  L2是3.3V 主电源关闭的地方、但3.3V 辅助电源打开。

    问题是、在 L2中、有电压泄漏到3.3V 主电源中、从而导致其电压为2.1V。  

       1.客户从 XIO2001断开3.3V Aux (J11)的连接、当它按应有的方式关闭时、主3.3V 轨为~0V。

       2.客户不会从 XIO2001断开3.3V Aux (J11)的连接、当主3.3V 轨关闭时、主3.3V 轨仍然为2.1V。'

    当您说 XIO2001未连接到任何承载设备时、您是说 XIO2001连接到 PCIe 侧的根复合体、但 PCI 总线上未连接任何设备、是否正确?

    您能给我展示一下放电电阻器在原理图中的位置吗?

    谢谢。

    尼古拉斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Gareth:

    是否有关于此问题的任何更新?

    此致、

    尼古拉斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Nicholaus

    我发现了这个问题、因为它是电路上的关断时序问题、因为有很多电容器被添加到 XIO2001中并且没有连接其它器件、所以 p3v3放电速度太慢

    感谢你的帮助。