This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TUSB1210:TUSB1210EVM

Guru**** 2386610 points
Other Parts Discussed in Thread: TUSB1210
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1201350/tusb1210-tusb1210evm

器件型号:TUSB1210

您好!

我将 TUSB1210 PHY 芯片用于与 GOWIN FPGA 的 ULPI 接口。 我正在尝试将时钟设置为输出模式、此时我希望60MHz 时钟处于输出模式。 我无法生成60 MHz 的时钟。 我已经执行了 EVM 用户指南中提到的所有步骤。 请帮助从 PHY 芯片板生成时钟。

我在 PHY 芯片板上进行了以下连接、以在输出模式下生成时钟:

•J6 [1-2]输出模式
•J7 [OPEN]输出模式
•J9[2-3] CS 已连接至 VDD1P8
•J11 [打开]
•J8 [打开]
•J3[1-2]外部电源开关旁路
•J5 [1-3和2-4]器件

我是否遗漏了任何东西? 请提供您对此的反馈。

谢谢。

Himanshu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您在 REFCLK 上看到时钟了吗? RESETB 为高电平还是低电平?

    此致

    布赖恩