This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLIN1028-Q1:nRST 引脚被拉至低电平之前的时间

Guru**** 657980 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1236747/tlin1028-q1-time-until-nrst-pin-to-be-pulled-low

器件型号:TLIN1028-Q1

大家好、

您能否提供 到 nRST 引脚在 UVcc 事件后被拉低之前的典型值?

此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tabata-San,

    nRST 引脚在内部上拉至 VCC、因此会跟随 VCC 的电压。 一旦 VCC 达到 UVcc 阈值的时间超过 tdet (UVCC)、nRST 会下拉至 GND 并保持该状态、直到 VCC 再次超过 UVcc 阈值。 因此、它完全取决于 VCC 引脚的电压电平。

    此致、

    埃里克·哈克特  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Eric San、

    感谢您的详细解释。 它是如此的有帮助。

    此致、